modify the dir under processor
This commit is contained in:
parent
d59d51619d
commit
947e27ddbf
|
@ -8,7 +8,8 @@ const sidebar = {
|
|||
'/doc/kernel/synchron',
|
||||
'/doc/kernel/threadcommunication',
|
||||
'/doc/kernel/int',
|
||||
'/doc/kernel/tmr'
|
||||
'/doc/kernel/tmr',
|
||||
'/doc/kernel/task'
|
||||
],
|
||||
'component': [
|
||||
'/doc/component/fs',
|
||||
|
@ -65,8 +66,8 @@ const sidebar = {
|
|||
],
|
||||
'processor': [
|
||||
'/doc/processor/riscv',
|
||||
'/doc/processor/riscv_sk',
|
||||
'/doc/processor/riscv_fpga'
|
||||
'/doc/processor/arm',
|
||||
'/doc/processor/riscv_sfcore'
|
||||
],
|
||||
'selfterminal': [
|
||||
'/doc/selfterminal/aiit-arm',
|
||||
|
|
|
@ -4,7 +4,7 @@
|
|||
|
||||
- [RISC-V](/doc/processor/riscv.md)
|
||||
|
||||
- [RISC-V软核](/doc/processor/riscv_sk.md)
|
||||
- [ARM](/doc/processor/arm.md)
|
||||
|
||||
- [ARM+contex M系列](/doc/processor/riscv_fpga.md)
|
||||
- [RISC-V软核](/doc/processor/riscv_sfcore.md)
|
||||
|
||||
|
|
|
@ -0,0 +1 @@
|
|||
# ARM
|
|
@ -1 +1 @@
|
|||
# riscv
|
||||
# RISC-V
|
|
@ -1 +0,0 @@
|
|||
# riscv+fpga
|
|
@ -0,0 +1 @@
|
|||
# RISC-V 软核
|
|
@ -1 +0,0 @@
|
|||
# riscv_软核
|
Loading…
Reference in New Issue